Программирование на VHDL Verilog

Программирование на VHDL, Verilog - это возможность создания посредством языков VHDL, Verilog различных цифровыx модулей на ПЛИС от простейшей логики до сложных систем цифровой обработки сигналов.

Синтезатор нескольких частот от одного делителя на VHDL

Синтезатор нескольких частот от одного делителя на VHDL  Метод синтезирования частот на ПЛИС уже описан в одной и статей данного раздела. Это известный метод формирования частоты по Уолшу. В данном посте представлен конкретный проект подобного синтезатора. Простыми словами синтезирование частот по Уолшу состоит в вырывании из основной нужного количества положительных полупериодов в нужных местах для получения  необходимой частоты.

Категория: ПЛИС VHDL Verilog

Сравнение реализации цифровой фильтрации на FPGA и DSP

Сравнение  реализации  цифровой фильтрации  на  FPGA  и  DSP 1. Быстродействие.                           Для работы в реальном масштабе времени, DSP-процессор должен быть рассчитан на выполнение всех шагов в программе фильтрации в пределах промежутка времени, соответствующего одному такту дискретизации, то есть 1/fs. Высокопроизводительный универсальный DSP-процессор с фиксированной точкой типа ADSP-2189M, обладающий быстродействием 75MIPS, способен выполнить операцию умножения с накоплением при реализации одного каскада фильтра за 13,3 нс.

Категория: ПЛИС VHDL Verilog

Реализация синтезаторов частоты на ПЛИС

Реализация синтезаторов частоты на ПЛИС Цифровыми методами могут быть синтезированы только частоты f1 и f2, отношение которых f1/f2 представляет собой рациональное число М1/М2, где М1 и М2 – целые числа. Если М2 = 1, то частота f2 формируется из частоты f1 делителем частоты с коэффициентом деления М1. Если же М2 не равно 1 и М1 не равно 1, то следует использовать более сложные  схемы, называемые синтезаторами частот. 

Категория: ПЛИС VHDL Verilog

Формирователь ЛЧМ сигнала на VHDL

Формирователь ЛЧМ сигнала на VHDL ЛЧМ сигнал это в котором присутствует или заложена линейная частотная модуляция. Простыми словами это линейное изменение частоты сигнала за определенный промежуток времени. Линейно-частотно модулированный сигнал может быть описан следующим образом.

Категория: ПЛИС VHDL Verilog
страницы: ...<< [15] [20] [25]
Перейти и растаять в своей любимой социалке